quartus ii 15.0破(pò)解版是可(kě)以在XP、Linux以(yǐ)及Unix上使用(yòng),除了可以使(shǐ)用Tcl脚本完成(chéng)设计(jì)流程外,提(tí)供了完(wán)善的用户图形界(jiè)面设计方式。具有运行(háng)速度快,界面统一(yī),功能集中,易学易用等特点。Quartus II支持Altera的(de)IP核,包含了LPM/MegaFunction宏功能模(mó)块库,使(shǐ)用户可以充分利用成熟的模块,简化了设计的(de)复(fù)杂性、加快了设计速度。对第三方EDA工具的良好支(zhī)持也使用(yòng)户可以(yǐ)在设计流程的(de)各个阶段使用熟悉的第(dì)三方EDA工具。
Quartus II 通过和DSP Builder工具(jù)与Matlab/Simulink相结合,可(kě)以方(fāng)便地实现各种DSP应用(yòng)系统;支(zhī)持Altera的(de)片上可编程系(xì)统(tǒng)(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是(shì)一种综合性的开(kāi)发平台。
Maxplus II 作为Altera的(de)上一代PLD设(shè)计软件,由于其出色的易(yì)用性而(ér)得到了广泛的应用。目前Altera已经停止了对(duì)Maxplus II 的更新支(zhī)持,Quartus II 与(yǔ)之相比不仅仅是支持器件类型的丰富和图(tú)形界面的改变(biàn)。Altera在Quartus II 中包含了许(xǔ)多诸如SignalTap II、Chip Editor和RTL Viewer的设计辅助工具,集成了(le)SOPC和HardCopy设(shè)计流程,并且继(jì)承了(le)Maxplus II 友好的图(tú)形界(jiè)面(miàn)及简便的(de)使(shǐ)用方法。
Altera Quartus II 作为一种可(kě)编(biān)程逻辑的设计环(huán)境, 由于其强大的设(shè)计能力和直观易用的接口,越来越受到数字系统设计者的欢迎(yíng)。
Quartus II提(tí)供了(le)完全集成(chéng)且与电路结构无关的开发包环境,具有数字(zì)逻辑(jí)设计(jì)的全部(bù)特性,包括(kuò):
1、可利用原理(lǐ)图、结构框图(tú)、VerilogHDL、AHDL和VHDL完成电路描(miáo)述,并将其保存为设计实体文件;
2、芯(xīn)片(电路)平面布局连线(xiàn)编辑;
3、LogicLock增量设计方法,用户可建立并优化系统,然后添加对原(yuán)始系统的性(xìng)能影响较小(xiǎo)或无影响的后(hòu)续模(mó)块;
4、功能(néng)强大的逻辑(jí)综合工具;
5、完备的电路(lù)功能仿真与(yǔ)时序逻辑仿真工具;定时/时序分析与关键路径(jìng)延时分析;可(kě)使(shǐ)用SignalTap II逻(luó)辑分析工具进行嵌入式(shì)的逻辑分析;
6、支持软件源文件的(de)添加和创建(jiàn),并将它们链接起来生(shēng)成编程(chéng)文件(jiàn);
7、使(shǐ)用(yòng)组合编译方式可(kě)一次完(wán)成整体(tǐ)设计流程;
8、自动定位编译错误;
9、高效的期间编程与验证工具(jù);
10、可读入标准的EDIF网表文(wén)件、VHDL网表文(wén)件和Verilog网表(biǎo)文件(jiàn);
11、能生成第(dì)三方EDA软件使(shǐ)用的VHDL网表文件和Verilog网(wǎng)表文件。
安(ān)装(zhuāng)必须(xū)组件
① QuartusSetup-15.0.0.145-windows.exe
② QuartusHelpSetup-15.0.0.145-windows.exe
注安(ān)装(zhuāng)后不要启动(dòng),弹出的启动界面时(shí),选择 Cancel。
